#### Билет 16

# 1.Однокаскадные усилители постоянного тока на биполярном транзисторе.

Среди схем включения транзистора (общая база, общий коллектор, общий эмиттер) самой распространенной является последняя

#### Усилительный каскад с общим эмиттером.

Самым распространенным включением есть схема с ОЭ. Все разновидности этой схемы можно свести к виду рис 6.1 а) для n-p-n и 6) для p-n-p. Вых напряжение также может сниматься с дополнительного резистора  $R_{\rm H}$ . рис 6.2



Рис. 6.1. Обобщенная схема усилительного каскада на бинолярном гранзисторе типов *п-р-п* (a) и *p-n-p* (б)

подключении рис 6.1 а) выходное напр имеет такую

же фазу и равно



Рис. 6.2. Усилительный каскад с внешней наурузкой

 $u_{\text{BMX}} = i_{\text{K}} R_{\text{K}}.$ 

В подключении Рис 6.2 фазы отличаются на π

$$u_{\text{BMX}} = \frac{U_{\text{N}} - i_{\text{K}} R_{\text{K}}}{1 + R_{\text{K}} / R_{\text{H}}} \,.$$

R6 – балластный резистор, служит для линеаризации входной

хар-ки. Причем Rб>>Rвх. Тогда

$$i_{\rm K} = i_{\rm B} h_{213} = h_{213} \, u_{\rm ex}/(R_{\rm b} + R_{\rm ex}) \approx h_{213} u_{\rm ex}/R_{\rm b}.$$

На вход подают  $u_{\mathbf{B}\mathbf{x}} = u_{\mathbf{c}} + U_{\mathbf{c}\mathbf{N}}$ , то есть сигнал и смещение, которое обеспечивает требуемый режим работы каскада.

Для построения схем используют ВАХ входную и выходную.

Использую метод пересечения на входной хар-ке a) находят точку покоя П.

На выходной ей будет соответствовать точка П. Эти точки соответствуют напряжениям и токам покоя базы.

Если изменить входное напряжение это вызовет ΔUбэ относительно напряжения покоя, а это в свою

очередь  $\Delta$ Uкэ (на графиках). То есть существует пропорциональность.

$$K_{U_{K}} = \Delta U_{\text{oux}}/\Delta U_{\text{ex}}$$





Для данной схемы  $h_{123} = h_{223} = 0$  (нет ОС) Тогда

$$\Delta U_{\text{BMX}} = \Delta U_{\text{K9}} = h_{219} \Delta I_{\text{B}} R_{\text{K}};$$
  
$$\Delta U_{\text{BA}} = \Delta U_{\text{B9}} = \Delta I_{\text{B}} R_{\text{BX}}.$$

Коэффициент усиления

$$K_{U_K} = h_{213} R_{\kappa} / R_{\rm ax}.$$

С учетом балластного сопротивления

$$K_{U0} = K_{U_{K}} K_{\text{nea}} = h_{219} R_{\kappa} / (R_{6} + R_{\text{ex}}),$$

Входное и выходное сопротивление:

$$R_{\rm ex} = R_6 + R_{\rm ex} \approx R_6;$$

$$R_{\text{вых}} = R_{\text{вых т}} = 1/h_{223}$$

Для схемы на рис 6.2

$$R_{\text{BMX}} = R_{\text{BMX T}} R_{\text{K}} / (R_{\text{BMX T}} + R_{\text{K}}) \approx R_{\text{K}}.$$

# 2. Полевые транзисторы

Полевой транзистор — полупроводниковый прибор, усилительные свойства которого обусловлены потоком основных носителей, протекающим через проводящий канал, и управляемым электрическим полем.

Основным способом движения носителей заряда, образующих ток полевого транзистора, является их дрейф в электрическом поле. Проводящий слой, в котором создастся рабочий ток полевого транзистора, называют каналом. Полевой транзистор — полупроводниковый усилительный прибор которым управляет напряжение (электрическое поле, отсюда и название — полевой).

Металлический электрод, создающий эффект поля, называют затвором (3), два других электрода — истоком (И) и стоком (С). Различают три схемы включения полевого транзистора: с общим истоком (ОИ), с общим затвором (03) и общим стоком (ОС). Наибольшее распространение на практике нашла схема с ОИ.

Полевые транзисторы делятся на:

- -Транзисторы с управляющим p-n переходом
- -Транзисторы с изолированным затвором (МДП-
  - -МДП-транзисторы с индуцированным каналом
  - -МДП-транзисторы со встроенным каналом

# Схемы включения

### Схема с общин истоком (ОИ)

Полевые транзисторы чаще всего используются в схемах с заземленным (общим) истоком. Эти схемы характерны высоким входным импедансом и эффициентом усиления по напряжению больше единицы. Аналогом этой схемы в биполярной схемотехнике является схема с общим эмиттером



Статический коэффициент усиления определяем из эквивалентной схемы с ОИ

$$k_{\rm u} = -\frac{\Delta U_{\rm BMX}}{\Delta U_{\rm BX}} = -\frac{I_{\rm c} R_{\rm c} \| r_{\rm c \, H}}{U_{\rm 3 \, H}} = -\frac{g U_{\rm 3 \, H} R_{\rm c} \| r_{\rm c \, H}}{U_{\rm 3 \, H}} = -g R_{\rm c} \| r_{\rm c \, H}$$

где g - крутизна усиления полевого транзистора  $g = \frac{\Delta I_c}{\Delta U_{3H}}$ Коэффициент усиления по переменному току

$$k_{\rm u}(\omega) = -\frac{g - j_{\omega}C_{3c}}{1/R_c + 1/r_{c \, H} + j_{\omega}(C_{c \, H} + C_{3c})}$$

Входное сопротивление

$$R_{BX}(\omega) = \frac{1}{j\omega[C_{3H} + C_{3c}(1 - k_u(\omega))]}$$
$$R_{BX}(0) \approx 0.$$

Выходное сопротивление

$$R_{BLIX} = \frac{R_c r_{cH}}{R_c + r_{cH}} \approx R_c.$$

#### Схема включения с общим стоком (истоковый повторитель)

В этой схеме входной импеданс, выше чем в схеме с ОИ. Выходной импеданс низкий, а инвертирования нет. Коэффициент усиления по напряжению всегда меньше единицы. Коэффициент усиления по мощности может быть достаточно большим. Истоковый повторитель (рис. 3.11) используется в тех случаях, когда требуется малая входная в случае необходимости преобразования импедансов или для работы с большими входными сигналами.



а) включение подложки на общий провод, б) включение иодложки на выход.

В этом включении рабочая точка транзистора никогда не попадает в крутую область стоковых характеристик.

$$(U_{cH} = E_{II} - U_{BMX} \ge U_{BX} - U_{BMX})$$
.

$$k_{u} = \frac{\Delta U_{\text{BMX}}}{\Delta U_{\text{BX}}} = \frac{gU_{3\mu}R_{\mu}\|r_{c\mu}}{U_{3\mu} + gU_{3\mu}R_{3\mu}\|r_{c\mu}} = \frac{gR_{\mu}\|r_{c\mu}}{1 + gR_{\mu}\|r_{c\mu}} \approx 0.7 + 0.8,$$

$$k_{u} = \frac{g}{g + 1/R_{\mu} + 1/r_{c\mu}}.$$

Для истокового повторителя существенное значение имеет включение электрода подложки, поскольку крутизна управления полевым транзистором по подложке всего лишь 3—5 раз меньше крутизны управления по затвору. На рис. приведены два варианта включения электрода подложки.

приведены два варианта включения электрода подложки. 
$$k_{u}(\omega) = \frac{g + j\omega C_{3 \, \text{и}}}{1 \, / \, R_{\, \text{и}} + 1 \, / \, r_{\, \text{c} \, \text{u}} + g + g_{\, \text{п}} + j\omega (C_{3 \, \text{u}} + C_{\, \text{п} \, \text{u}})},$$
 
$$k_{u}(\omega) = \frac{g + j\omega (C_{3 \, \text{u}} + C_{\, \text{п} \, \text{u}})}{1 \, / \, R_{\, \text{u}} + 1 \, / \, r_{\, \text{c} \, \text{u}} + g + j\omega (C_{3 \, \text{u}} + C_{\, \text{п} \, \text{u}} + C_{\, \text{п} \, \text{c}})},$$

Входные проводимости истокового повторителя

$$G_{BX} = j\omega(C_{3H} + C_{3\Pi} + C_{3C}(1 - K_{U}(\omega)))$$

$$G_{BX} = j\omega(C_{3C} + C_{3\Pi} + C_{3H} + C_{3C}(1 - K_{U}(\omega))).$$

На постоянном токе входные проводимости равны нулю.

Выходные проводимости рассматриваемых схем

$$G_{BLIX} = G_0 + g_{c \, \text{u}} + g + g_{\, \text{l}} + j\omega(C_{3 \, \text{c}} + C_{\text{ll} \, \text{u}})$$

$$G_{BLIX} = G_0 + g_{c \, \text{u}} + g + j\omega(C_{3 \, \text{c}} + C_{\text{ll} \, \text{u}} + C_{3 \, \text{ll}}),$$

где  $G_0$ — стоковая проводимость (1 /  $R_c$ ),  $g_c$ , проводимость сток-исток. Так как обычно g «g, то выходные проводимости иа низких частотах равны  $G_{\text{вых}} = G_0 + g + g_{\pi}$ 

$$G_{BMX} = G_0 + g + g_{II}$$
  
 $G_{BMX} = G_0 + g$ .

 $G_{ extbf{BMX}} = G_0 + g$  . Напряжение сдвига между входным и выходным напряжениями

$$U_{c, HB} = R_H \frac{g_0 (U_{BX} - U_0)^2}{2}$$
  
Схема **с** общим затвором

Схема с 03 (рис. ) обладает малым входным сопротивлением, усилением по току равным единице и в случае заземленной подложки — малой проходной (между входом выходом) емкостью (экранирование). Усиление по напряжению больше единицы.



- а) включение подложки на выход,
- б) включение подложки на источник напряжения смещения,

Если выходное сопротивление источника сигнала  $R_r$  равно нулю, коэффициенты усиления по напряжению для случаев (а) и (б) рисунка

$$k_{\rm u}(\omega) = \frac{g + g_{\rm c}_{\rm H} + j\omega C_{\rm \pi c}}{g_{\rm c}_{\rm H} + G_{\rm c} + j\omega (C_{\rm \pi H} + C_{\rm 3 H})},$$

$$g_{\rm c}_{\rm H} = 1 / r_{\rm c}_{\rm H} G_{\rm c} = 1 / R_{\rm c},$$

$$k_{\rm u}(\omega) = \frac{g + g_{\pi} + g_{c \, \text{\tiny M}}}{g_{c \, \text{\tiny M}} + G_{c} + j_{\omega}(C_{\pi \, \text{\tiny M}} + C_{3 \, \text{\tiny M}})}$$

Входные проводимости

$$G_{BX} = g - g_{CH}[k_{U}(\omega) - 1] + j\omega(C_{3H} + C_{\pi C} - [k(\omega) - 1]C_{\pi C}),$$

$$G_{BX} = g + g_{\Pi} - g_{CH}[k_{U}(\omega) - 1] + j\omega(C_{3H} + C_{\pi C}).$$

Отрицательная обратная связь через емкость стокподложка в схеме (а) делает эту схему менее предпочтительной для использования на высоких частотах (уменьшает коэффициент усиления на высоких частотах). При  $R_r \neq O$  коэффициенты усиления определяются подстановкой вышеприведенных выражений в соотношение

$$k_{u}(\omega) = \frac{k(\omega)|_{R_{r}=0}}{1 + R_{r}G_{RY}}.$$

Откуда для низких частот 
$$k_{u} = \frac{g + g_{c \, u}}{g_{c \, u} + G_{c} + R_{r}(g_{c \, u} + G_{c})} \qquad \text{(a)}$$
 
$$k_{u} = \frac{g + g_{\pi} + g_{c \, u}}{g_{c \, u} + G_{c} + R_{r}G_{c}(g + g_{\pi} + g_{c \, u})} \qquad \text{(6)}$$

коэффициенты усиления

$$k_u \approx gR_c$$

$$k_u \approx (g + g_{\pi})R$$

входные проводимости

$$G_{BX} \approx g(1 - R_c g_{c \mu})$$
  
 $G_{BX} \approx (g + g_{\pi})(1 - R_c g_{c \mu})$ 

Диодно-транзисторная логика  $(\Pi T \Pi)$ технология построения цифровых схем на основе биполярных транзисторов, диодов и резисторов. Своё название технология получила благодаря реализации логических функций (например, И) с помощью диодных цепей, а усиления сигнала — с помощью транзистора. Наиболее простой и естественной при этом получается реализация логического "ИЛИ-НЕ" (рис. 10.4).



рис. 10.4. Переходная схеми РТЛ -

Включающий ток в этом случае:

$$I_{BX} = \frac{U_{1}^{"1"} - U_{\acute{a}\acute{y}} - U_{\ddot{A}\ddot{i}\eth}}{r_{\ddot{A}\ddot{i}\eth} - r_{\acute{a}\acute{y}}} - (\grave{I} - 1)I_{\ddot{A}.\hat{i}\acute{a}\eth}$$

Поскольку величина  $I_{\text{Д.обр}} << I_{\text{BX}}$  то вторым слагаемым величина включающего пренебречь, практически не зависит от коэффициента объединения по входу. Весьма существенное достижение! Вместе с тем, в этой простейшей схеме есть два принципиальных недостатка:

величина входного тока определяется внутренним сопротивлением двух прямо смещенных р-п переходов, а значит степень насыщения транзистора ключа при значительных логических уровнях может быть очень большой и существенно зависеть от температуры;

♦ величина выключающего тока оп- и ределяется током обратно смещенного р-п перехода входного диода, предопределяет длительный и нестабильный запирания и транзистора.

Первая проблема устраняется введением в цепь базы токозадающего резистора, а вторая введением резистора смещения. Схема такого логического элемента приведена на рис. 10.5.

$$I_{BK\pi} = \frac{U_1^{"1"} - U_{69} - U_{\pi_{\Pi p}}}{r_{\pi_{\Pi p}} + r_{69} + R_6} - \frac{U_{69}}{R_{cM}},$$

$$I_{BKK\pi} = U_{69}/R_{cM}.$$



рис. 10.5. ДТЛ "ИЛИ-НЕ".

Управляющие токи транзисторного ключа не зависят от коэффициента объединения, а их конкретные значения R<sub>см</sub>. Но осталась не задаются величинами  $R_{6}$  и разрешенной проблема связи величин включающего тока и нагрузки предыдущего каскада. Поясним ситуацию эквивалентной схемой изображенной на рис. 10.6.



рис. 10.6. Формирование унравляющих токов при каскадировании ДТЛ.

Здесь при 
$$U_{\Pi_{\Pi p1}} = U_{\Pi_{\Pi p2}} = U_{\Pi_{\Pi pN}}$$
 и при 
$$U_{6\,9_1} = U_{6\,9_2} = U_{6\,9_N} \quad \text{и } \mathbf{R}_{6_1} = \mathbf{R}_{6_2} = \mathbf{R}_{6_N}$$
 
$$U_{\text{вых}} = \frac{\mathbf{E}_{\Pi} - U_{\Pi \Pi p} - U_{6\,9}}{\mathbf{R}_{\kappa} + \mathbf{R}_6/N} \, \mathbf{R}_6/N \, .$$

"И-НЕ" не имеет явной связи с аналогичным элементом РТЛ. В рассматриваемой схеме отсутствует суммирование токов в цепи базы ключевого транзистора. Передаточная н выходная характеристики рассматриваемого элемента не отличаются от аналогичных характеристик простейшего насыщенного биполярного ключа.

# Быстродействие ДТЛ "И-НЕ"

Схемной основой остается насыщенный биполярный ключ. Следовательно, и время переключения будет определяться в основном задержками ключа. Время установления прямого и обратного тока в диодах не нулевое, но для современных схем достаточно малое. Несколько более существенными являются задержки, связанные с зарядом (разрядом) барьерных емкостей диодов входными (выходными) токами. Для наихудшего случая, когда логический элемент имеет максимальную нагрузку, время заряда

$$t_{3} \approx MR_{K}C_{\pi} \, \ln(8 \div 9) \, \frac{U_{M \, a \, KC}^{"1"} - U_{M \, HH}^{"0"}}{U_{M \, a \, KC}^{"1"}} \ ,$$

а время разряда

$$t_p \approx NR_6 C_{\pi} \, \ln(8 \div 9) \frac{U_{\text{Marc}}^{"1"} - U_{\text{MMH}}^{"0"}}{U_{\text{Marc}}^{"1"}} \, .$$

Преимущество ДТЛ над РТЛ – возможность создания большого числа входов. Задержка прохождения сигнала достаточно высока из-за медленной утечки заряда с базы в режиме насыщения (когда все входы имеют высокий уровень) при подаче на один из входов низкого уровня. Эту задержку можно уменьшить подключением базы транзистора через резистор к общему проводу или к источнику отриц. напряжения.



рис. 10.12. ДТЛ "И-НЕ" с увеличенной нагрузочной способиостью.